Mostra el registre d'ítem simple
Diseño de componentes pasivos de inversores conectados a red
dc.contributor | Guinjoan Gispert, Francisco |
dc.contributor.author | Auñón Castillo, Francisco Daniel |
dc.contributor.other | Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica |
dc.date.accessioned | 2016-12-15T13:57:16Z |
dc.date.issued | 2016 |
dc.identifier.uri | http://hdl.handle.net/2117/98341 |
dc.language.iso | spa |
dc.publisher | Universitat Politècnica de Catalunya |
dc.subject | Àrees temàtiques de la UPC::Enginyeria electrònica |
dc.subject.lcsh | Power electronics |
dc.subject.lcsh | AC-DC power convertors |
dc.subject.other | LCL |
dc.subject.other | LTCL |
dc.subject.other | Convertidors continu-altern -- PFC |
dc.subject.other | Filtres actius -- PFC |
dc.subject.other | SOGI-FLL |
dc.title | Diseño de componentes pasivos de inversores conectados a red |
dc.title.alternative | Passive components design for grid connected inverters |
dc.title.alternative | Disseny de components passius d'inversors connectats a xarxa |
dc.type | Master thesis (pre-Bologna period) |
dc.subject.lemac | Electrònica de potència |
dc.subject.lemac | Convertidors altern-continu |
dc.identifier.slug | ETSETB-230.121580 |
dc.rights.access | Restricted access - author's decision |
dc.date.lift | 10000-01-01 |
dc.date.updated | 2016-10-04T11:11:36Z |
dc.audience.educationlevel | Estudis de primer/segon cicle |
dc.audience.mediator | Escola Tècnica Superior d'Enginyeria de Telecomunicació de Barcelona |
dc.audience.degree | ENGINYERIA ELECTRÒNICA (Pla 1992) |