Mostra el registre d'ítem simple

dc.contributorFigueras Pàmies, Joan
dc.contributor.authorRodríguez Montañés, Rosa
dc.contributor.otherUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica
dc.date.accessioned2011-04-12T15:13:12Z
dc.date.available2009-10-05
dc.date.issued1992-12-17
dc.date.submitted2009-07-22
dc.identifier.citationRodríguez Montañés, R. Caracterització elèctrica de circuits CMOS digitals amb defectes tipus pont: implicacions al test per corrent quiescent. Tesi doctoral, UPC, Departament d'Enginyeria Electrònica, 1992. ISBN 9788469270363. DOI 10.5821/dissertation-2117-93674.
dc.identifier.isbn9788469270363
dc.identifier.otherhttp://www.tdx.cat/TDX-0722109-133205
dc.identifier.urihttp://hdl.handle.net/2117/93674
dc.description.abstractLa tesis contribuye a los esfuerzos dirigidos a la consecución de modelaciones precisas de los fallos de tipo puente. La tecnología de los circuitos digitales considerados es la CMOS estática. En la tesis se utiliza un modelo eléctrico realista para los puentes consistentes en una conexión resistiva entre los nodos cortocircuitados. La elección del modelo se basa en un conjunto de medidas experimentales realizadas sobre circuitos monitores de defectos fabricados en un proceso industrial europeo. El análisis de la resistencia de los puentes medidos justifica la utilización del modelo resistivo. Este modelo eléctrico es aplicado dentro de una metodología de test basada en la vigilancia de la corriente quiescente (IDDQ) consumida por el circuito defectuoso. <br/><br/>El nivel de detección del test por corriente es evaluado teórica y experimentalmente para circuitos digitales básicos CMOS estáticos afectados de puentes modelados según el modelo resistivo y es comparado con el nivel de detección del test clásico. Se presenta una predicción del rango de corriente quiecente consumida por los módulos digitales defectuosos de tecnología CMOS considerados. La conclusión a la que se llega es que la vigilancia del consumo de corriente es una metodología potente en la detección de los puentes considerados.
dc.language.isocat
dc.publisherUniversitat Politècnica de Catalunya
dc.rightsADVERTIMENT. L'accés als continguts d'aquesta tesi doctoral i la seva utilització ha de respectar els drets de la persona autora. Pot ser utilitzada per a consulta o estudi personal, així com en activitats o materials d'investigació i docència en els termes establerts a l'art. 32 del Text Refós de la Llei de Propietat Intel·lectual (RDL 1/1996). Per altres utilitzacions es requereix l'autorització prèvia i expressa de la persona autora. En qualsevol cas, en la utilització dels seus continguts caldrà indicar de forma clara el nom i cognoms de la persona autora i el títol de la tesi doctoral. No s'autoritza la seva reproducció o altres formes d'explotació efectuades amb finalitats de lucre ni la seva comunicació pública des d'un lloc aliè al servei TDX. Tampoc s'autoritza la presentació del seu contingut en una finestra o marc aliè a TDX (framing). Aquesta reserva de drets afecta tant als continguts de la tesi com als seus resums i índexs.
dc.sourceTDX (Tesis Doctorals en Xarxa)
dc.subjectÀrees temàtiques de la UPC::Enginyeria electrònica
dc.titleCaracterització elèctrica de circuits CMOS digitals amb defectes tipus pont: implicacions al test per corrent quiescent
dc.typeDoctoral thesis
dc.subject.lemacMetall-òxid-semiconductors complementaris
dc.identifier.doi10.5821/dissertation-2117-93674
dc.identifier.dlB.45338-2009
dc.rights.accessOpen Access
dc.description.versionPostprint (published version)
dc.identifier.tdxhttp://hdl.handle.net/10803/6362


Fitxers d'aquest items

Thumbnail
Thumbnail

Aquest ítem apareix a les col·leccions següents

Mostra el registre d'ítem simple