Mostra el registre d'ítem simple
Diseño y construcción de un sintetizador de frecuencia con PLL de onda media
dc.contributor | Barlabe Dalmau, Antoni |
dc.contributor.author | Llerena Santana, David |
dc.contributor.other | Universitat Politècnica de Catalunya. Departament de Teoria del Senyal i Comunicacions |
dc.date.accessioned | 2015-12-14T17:04:47Z |
dc.date.issued | 2007-07 |
dc.identifier.uri | http://hdl.handle.net/2117/80487 |
dc.description.abstract | El departamento de TSC (Teoria del Senyal i Comunicacions), de la EPSEVG esta llevando a cabo el diseño de un receptor superheterodino con finalidad docente. A los estudiantes de la UPC que están finalizando sus estudios se les ofrece la oportunidad de colaborar en el diseño del receptor, asignándoles una parte como proyecto final de carrera (PFC), aplicando y asentando los conocimientos adquiridos durante la carrera. Siguiendo este criterio, alumnos de promociones anteriores han diseñado y montado partes de lo que será un receptor superheterodino de Onda Media comercial. La parte asignada a este PFC, es diseñar y montar un sintetizador de frecuencia con phase locked loop (PLL), que realice la función de oscilador local del Receptor superheterodino docente. En Europa las portadoras para AM comercial de onda media tienen un ancho de banda de 9 kHz, donde la primera portadora es a 531 kHz y la ultima a 1602 kHz; dando lugar a 120 portadoras y/o canales de RF. Para que el receptor pueda demoduladar las señales comprendidas entre 531 KHz ÷ 1602 KHz, el sintetizador deberá proporcionar en su salida una señal sinusoidal que deberá variar entre 986 kHz ÷ 2057 kHz. Los saltos en frecuencia se realizarán de 9 en 9 kHz, ya que este es el ancho de banda de una emisora de radio de Onda Media comercial. Por su carácter docente los bloques que forman el PLL se diseñarán utilizando como elemento activo al Amplificador Operacional (AO), evitando así el uso de TRT’s. Las herramientas de simulación que se utilizarán para analizar y optimizar los circuitos electrónicos diseñados serán los programas “PSpice 9.1” y el “Advanced Desing System” (ADS). |
dc.language.iso | spa |
dc.publisher | Universitat Politècnica de Catalunya |
dc.subject | Àrees temàtiques de la UPC::Enginyeria electrònica::Electrònica de potència |
dc.subject.lcsh | Radio--Receivers and reception |
dc.subject.lcsh | Frequency synthesizers |
dc.subject.other | Superheterodino |
dc.subject.other | PLL |
dc.subject.other | A.O's |
dc.subject.other | XTAL |
dc.subject.other | Gilbert |
dc.subject.other | Sallen-key |
dc.subject.other | VCO |
dc.subject.other | Varicap |
dc.subject.other | Pspiece |
dc.subject.other | ADS |
dc.title | Diseño y construcción de un sintetizador de frecuencia con PLL de onda media |
dc.type | Master thesis (pre-Bologna period) |
dc.subject.lemac | Ràdio--Receptors i recepció |
dc.subject.lemac | Sintetitzadors de freqüència |
dc.rights.access | Restricted access - author's decision |
dc.date.lift | 10000-01-01 |
dc.audience.educationlevel | Estudis de primer/segon cicle |
dc.audience.mediator | Escola Politècnica Superior d'Enginyeria de Vilanova i la Geltrú |
dc.audience.degree | ENGINYERIA TÈCNICA DE TELECOMUNICACIÓ, ESPECIALITAT EN SISTEMES ELECTRÒNICS (Pla 1995) |