Ir al contenido (pulsa Retorno)

Universitat Politècnica de Catalunya

    • Català
    • Castellano
    • English
    • LoginRegisterLog in (no UPC users)
  • mailContact Us
  • world English 
    • Català
    • Castellano
    • English
  • userLogin   
      LoginRegisterLog in (no UPC users)

UPCommons. Global access to UPC knowledge

60.175 UPC academic works
You are here:
View Item 
  •   DSpace Home
  • Treballs acadèmics
  • Escola d'Enginyeria de Barcelona Est
  • Grau en Enginyeria Electrònica Industrial i Automàtica (Pla 2009)
  • View Item
  •   DSpace Home
  • Treballs acadèmics
  • Escola d'Enginyeria de Barcelona Est
  • Grau en Enginyeria Electrònica Industrial i Automàtica (Pla 2009)
  • View Item
JavaScript is disabled for your browser. Some features of this site may not work without it.

Microprocessador per a la simulació de xarxes neuronals d'impulsos

Thumbnail
View/Open
01_Memòria.pdf (1,514Mb)
02_Memòria econòmica.pdf (216,4Kb)
03_Plànols.pdf (805,8Kb)
04_Annex.zip (2,450Mb)
Share:
 
  View Usage Statistics
Cita com:
hdl:2117/79920

Show full item record
Carpintero Valeiras, Xavier
Tutor / directorCosp Vilella, JordiMés informacióMés informacióMés informació
Document typeBachelor thesis
Date2015-06-09
Rights accessOpen Access
All rights reserved. This work is protected by the corresponding intellectual and industrial property rights. Without prejudice to any existing legal exemptions, reproduction, distribution, public communication or transformation of this work are prohibited without permission of the copyright holder
Abstract
Aquest projecte tracta del disseny d’una xarxa neuronal i la seva implementació en una placa Spartan 3E. Es tracta d’una solució compacta, flexible i expansible per la generació de patrons rítmics en aplicacions de control de robots articulats. La descripció del sistema s’ha realitzat mitjançant el llenguatge VHDL i s’ha treballat amb el Sotfware Xilinx ISE. S’ha realitzat simulacions del comportament de la xarxa segons diferents configuracions de treball amb característiques neuronals variades i el sistema s’ha comprovat experimentalment sobre un dispositiu lògic programable (Spartan 3E de 500k portes). S’ha verificat els resultats mitjançant la captació, gràcies a un analitzador lògic, i la visualització dels senyals dels impulsos neuronals a través de canals digitals de l’oscil·loscopi.
SubjectsNeural networks (Computer science), Xarxes neuronals (Informàtica),, Microprocessadors
DegreeGRAU EN ENGINYERIA ELECTRÒNICA INDUSTRIAL I AUTOMÀTICA (Pla 2009)
URIhttp://hdl.handle.net/2117/79920
Collections
  • Escola d'Enginyeria de Barcelona Est - Grau en Enginyeria Electrònica Industrial i Automàtica (Pla 2009) [691]
Share:
 
  View Usage Statistics

Show full item record

FilesDescriptionSizeFormatView
01_Memòria.pdf1,514MbPDFView/Open
02_Memòria econòmica.pdf216,4KbPDFView/Open
03_Plànols.pdf805,8KbPDFView/Open
04_Annex.zip2,450Mbapplication/zipView/Open

Browse

This CollectionBy Issue DateAuthorsOther contributionsTitlesSubjectsThis repositoryCommunities & CollectionsBy Issue DateAuthorsOther contributionsTitlesSubjects

© UPC Obrir en finestra nova . Servei de Biblioteques, Publicacions i Arxius

info.biblioteques@upc.edu

  • About This Repository
  • Contact Us
  • Send Feedback
  • Inici de la pàgina