Microprocessador per a la simulació de xarxes neuronals d'impulsos
Tipus de documentTreball Final de Grau
Data2015-06-09
Condicions d'accésAccés obert
Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i
industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva
reproducció, distribució, comunicació pública o transformació sense l'autorització del titular dels drets
Abstract
Aquest projecte tracta del disseny d’una xarxa neuronal i la seva implementació en una placa Spartan 3E. Es tracta d’una solució compacta, flexible i expansible per la generació de patrons rítmics en aplicacions de control de robots articulats. La descripció del sistema s’ha realitzat mitjançant el llenguatge VHDL i s’ha treballat amb el Sotfware Xilinx ISE. S’ha realitzat simulacions del comportament de la xarxa segons diferents configuracions de treball amb característiques neuronals variades i el sistema s’ha comprovat experimentalment sobre un dispositiu lògic programable (Spartan 3E de 500k portes). S’ha verificat els resultats mitjançant la captació, gràcies a un analitzador lògic, i la visualització dels senyals dels impulsos neuronals a través de canals digitals de l’oscil·loscopi.
TitulacióGRAU EN ENGINYERIA ELECTRÒNICA INDUSTRIAL I AUTOMÀTICA (Pla 2009)
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
01_Memòria.pdf | 1,514Mb | Visualitza/Obre | ||
02_Memòria econòmica.pdf | 216,4Kb | Visualitza/Obre | ||
03_Plànols.pdf | 805,8Kb | Visualitza/Obre | ||
04_Annex.zip | 2,450Mb | application/zip | Visualitza/Obre |