POS1 - Graph Theory Approach for Multi-site ATE Board Parameter Extraction
Visualitza/Obre
PS1-8.pdf (491,2Kb) (Accés restringit)
Estadístiques de LA Referencia / Recolecta
Inclou dades d'ús des de 2022
Cita com:
hdl:2117/372118
Tipus de documentText en actes de congrés
Data publicació2022-05
Condicions d'accésAccés restringit per política de l'editorial
Llevat que s'hi indiqui el contrari, els
continguts d'aquesta obra estan subjectes a la llicència de Creative Commons
:
Reconeixement-NoComercial-SenseObraDerivada 4.0 Internacional
Abstract
This paper describes a low-cost technique for
extracting parameters of interest for test boards used in
multisite automatic test equipment (ATE). In the proposed
approach, physical elements and nets on the PCB are
represented as a graph with nodes and edges. Graph traversal
algorithms are then used to extract data about the connections
between specific components on each test site. This approach
automates the previously slow and manual process of generating
the topology files necessary to extract board parameters. The
proposed method is implemented on a multisite test board, and
results are presented.
CitacióSteenhoek, A. [et al.]. POS1 - Graph Theory Approach for Multi-site ATE Board Parameter Extraction. A: 27th IEEE European Test Symposium (ETS). 2022,
Versió de l'editorhttps://ieeexplore.ieee.org/xpl/conhome/9810327/proceeding
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
PS1-8.pdf | 491,2Kb | Accés restringit |