Show simple item record

dc.contributorMoll Echeto, Francisco de Borja
dc.contributor.authorMontabes Jiménez, Víctor Manuel
dc.contributor.otherUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica
dc.date.accessioned2021-04-21T08:47:57Z
dc.date.available2021-04-21T08:47:57Z
dc.date.issued2021-01-28
dc.identifier.urihttp://hdl.handle.net/2117/344064
dc.description.abstractPower consumption is one of the main aspects in the overall performance of en electronic circuit. Design for low power can be applied from algorithm through the physical implementation of the integrated circuit. In this work, different low power implementation techniques will be applied to an existing System on Chip (SoC) design of a RISC-V processor. Low power approaches like multi-voltage supply, power gating and internal power optimization will be explored.
dc.description.abstractEl consumo de potencia es uno de los aspectos más importantes en diseño de circuitos. Opciones de diseño para bajar consumo pueden ser implentadas dentro de los algoritmos de la implementación física. En este trabajo, varias técnicas serán aplicadas a un procesador RISC-V. Varias técnicas como multi supply voltage, power gating y power optmization van a ser analizados.
dc.language.isoeng
dc.publisherUniversitat Politècnica de Catalunya
dc.rightsS'autoritza la difusió de l'obra mitjançant la llicència Creative Commons o similar 'Reconeixement-NoComercial- SenseObraDerivada'
dc.subjectÀrees temàtiques de la UPC::Enginyeria de la telecomunicació
dc.subject.lcshAlgorithms
dc.subject.lcshMicroprocessors
dc.subject.otherMSV
dc.subject.otherPSO
dc.subject.otherpower
dc.subject.otherRISC-V
dc.subject.othershifter
dc.subject.otherswitch
dc.subject.otherisolation
dc.titleImpact of physical low power techniques in a RISC-V processor
dc.typeMaster thesis
dc.subject.lemacAlgorismes
dc.subject.lemacMicroprocessadors
dc.identifier.slugETSETB-230.157076
dc.rights.accessOpen Access
dc.date.updated2021-02-16T06:50:29Z
dc.audience.educationlevelMàster
dc.audience.mediatorEscola Tècnica Superior d'Enginyeria de Telecomunicació de Barcelona


Files in this item

Thumbnail
Thumbnail

This item appears in the following Collection(s)

Show simple item record

All rights reserved. This work is protected by the corresponding intellectual and industrial property rights. Without prejudice to any existing legal exemptions, reproduction, distribution, public communication or transformation of this work are prohibited without permission of the copyright holder