Disseny i implementació d'un microcprocessador risc
Correu electrònic de l'autorthudsonvergaragmail.com
Tipus de documentTreball Final de Grau
Data2020-02-03
Condicions d'accésAccés obert
Llevat que s'hi indiqui el contrari, els
continguts d'aquesta obra estan subjectes a la llicència de Creative Commons
:
Reconeixement-NoComercial-SenseObraDerivada 3.0 Espanya
Abstract
Aquest treball de fi de grau es basa en dissenyar un microprocessador que pugui executar el set d’instruccions AVR1, documentar el seu disseny i fer-lo fàcilment modificable per aplicacions específiques futures. Pertant, s’ha dissenyat i implementat un microprocessador RISC, dissenyant tant el Datapath com la Unitat de Control, s’ha convertit el disseny a codi VHDL i s’ha comprovat el funcionament del disseny mitjançant simulacions i implementant-lo en una FPGA Nexys4 DDR.
TitulacióGRAU EN ENGINYERIA ELECTRÒNICA INDUSTRIAL I AUTOMÀTICA (Pla 2009)
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
Memoria TFG Tomas Hudson .pdf | 5,382Mb | Visualitza/Obre | ||
Codi VHDL.zip | 27,00Kb | application/zip | Visualitza/Obre |