Keeping control transfer instructions out of the pipeline in architectures without condition codes
Visualitza/Obre
Estadístiques de LA Referencia / Recolecta
Inclou dades d'ús des de 2022
Cita com:
hdl:2117/110641
Tipus de documentReport de recerca
Data publicació1987-05
Condicions d'accésAccés obert
Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i
industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva
reproducció, distribució, comunicació pública o transformació sense l'autorització del titular dels drets
Abstract
The execution of branch instructions involves a loss of performance in pipelined processors. In this paper we present a mechanism for executing this kind of instruction with a zero delay. This mechanism has been proposed for architectures without condition codes.
Descripció
This work was funded by the Ministry of Education CAICYT under contract Number 314-85
CitacióCortadella, J., Llaberia, J., Gonzalez, A. "Keeping control transfer instructions out of the pipeline in architectures without condition codes". 1987.
Forma partRR-87/11
Col·leccions
- ARCO - Microarquitectura i Compiladors - Reports de recerca [13]
- CAP - Grup de Computació d'Altes Prestacions - Reports de recerca [58]
- Departament d'Arquitectura de Computadors - Reports de recerca [181]
- ALBCOM - Algorísmia, Bioinformàtica, Complexitat i Mètodes Formals - Reports de recerca [139]
- Departament de Ciències de la Computació - Reports de recerca [1.107]
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
Keeping control transfer instructions .pdf | 625,0Kb | Visualitza/Obre |