Enabling hardware randomization across the cache hierarchy in Linux-Class processors
Carregant...
El pots comprar en digital a:
El pots comprar en paper a:
Títol de la revista
ISSN de la revista
Títol del volum
Col·laborador
Editor
Tribunal avaluador
Realitzat a/amb
Tipus de document
Text en actes de congrés
Data publicació
Editor
Condicions d'accés
Accés obert
item.page.rightslicense
Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva reproducció, distribució, comunicació pública o transformació sense l'autorització de la persona titular dels drets
Publicacions relacionades
Datasets relacionats
Projecte CCD
Projecte
COMPUTACION DE ALTAS PRESTACIONES VII (MINECO-TIN2015-65316-P)
info:eu-repo/grantAgreement/AGAUR/2017 SGR 1414
info:eu-repo/grantAgreement/AGAUR/2017-SGR-1328
info:eu-repo/grantAgreement/AEI/RYC-2016-21104
SELENE - SELENE: Self-monitored Dependable platform for High-Performance Safety-Critical Systems (EC-H2020-871467)
info:eu-repo/grantAgreement/AGAUR/2017 SGR 1414
info:eu-repo/grantAgreement/AGAUR/2017-SGR-1328
info:eu-repo/grantAgreement/AEI/RYC-2016-21104
SELENE - SELENE: Self-monitored Dependable platform for High-Performance Safety-Critical Systems (EC-H2020-871467)
Abstract
The most promising secure-cache design approaches use cache-set randomization to index cache contents thus thwarting cache side-channel attacks. Unfortunately, existing randomization proposals cannot be sucessfully applied to processors’ cache hierarchies due to the overhead added when dealing with coherency and virtual memory. In this paper, we solve existing limitations of hardware randomization approaches and propose a cost-effective randomization implementation to the whole cache hierarchy of a Linux-capable RISC-V processor.
Descripció
Persones/entitats
Document relacionat
Versió de
Citació
Doblas, M. [et al.]. Enabling hardware randomization across the cache hierarchy in Linux-Class processors. A: Workshop on Computer Architecture Research with RISC-V. "Fourth Workshop on Computer Architecture Research with RISC-V (CARRV 2020): Virtual Workshop, Friday, May 29th, 2020: co-located with ISCA 2020". 2020, p. 1-7.

