LLM assisted assertion-based verification

Carregant...
Miniatura
El pots comprar en digital a:
El pots comprar en paper a:

Projectes de recerca

Unitats organitzatives

Número de la revista

Títol de la revista

ISSN de la revista

Títol del volum

Correu electrònic de l'autor

Tribunal avaluador

Tipus de document

Projecte Final de Màster Oficial

Condicions d'accés

Accés obert

item.page.rightslicense

Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva reproducció, distribució, comunicació pública o transformació sense l'autorització de la persona titular dels drets

Assignatures relacionades

Assignatures relacionades

Publicacions relacionades

Datasets relacionats

Datasets relacionats

Projecte CCD

Abstract

Con la amplia adopción de la Inteligencia Artificial (IA) en el mundo de la programación, a través de la aparición de los Grandes Modelos de Lenguaje (LLM), el proceso de verificación es más crucial que nunca, tanto en software como en hardware. A medida que los LLMs comienzan a automatizar la creación y modificación de diseños hardware, asegurarse de que estos cambios no rompan la funcionalidad ya existente es crucial para desarrollar confianza en estos procesos dirigidos por IA. Presentamos una nueva herramienta que aprovecha los LLMs para generar y analizar SystemVerilog Assertions (SVA) para módulos Register Transfer Level (RTL). La herramienta no solo automatiza la generación de assertions, sino que también introduce una metodología de instantánea: capturando la funcionalidad actual de un diseño como un conjunto de propiedades formales, que pueden ser usadas para verif icar cambios futuros, independientemente de si son hechos por humanos o IA. Esta metodología incluye detección de propiedades duplicadas, expansión del conjunto de propiedades y reparación iterativa de propiedades que fallan utilizando LLM y métodos automáticos a través de la evaluación formal vía la herramienta estándar de FPV en la industria, JasperFPV, de Cadence Design Systems. La propuesta ha estado evaluada usando diferentes LLMs y módulos RTL para determinar el rendimiento general de la herramienta y de cada una de sus fases.


Con la amplia adopción de la Inteligencia Artificial (IA) en el mundo de la programación, a través de la aparición de los Grandes Modelos de Lenguaje (LLM), el proceso de verificación es más crucial que nunca, tanto en software como en hardware. A medida que los LLMs comienzan a automatizar la creación y modificación de diseños hardware, asegurarse de que estos cambios no rompan la funcionalidad ya existente es crucial para desarrollar confianza en estos procesos dirigidos por IA. Presentamos una nueva herramienta que aprovecha los LLMs para generar y analizar SystemVerilog Assertions (SVA) para módulos Register Transfer Level (RTL). La herramienta no solo automatiza la generación de assertions, sino que también introduce una metodología de instantánea: capturando la funcionalidad actual de un diseño como un conjunto de propiedades formales, que pueden ser usadas para verif icar cambios futuros, independientemente de si son hechos por humanos o IA. Esta metodología incluye detección de propiedades duplicadas, expansión del conjunto de propiedades y reparación iterativa de propiedades que fallan utilizando LLM y métodos automáticos a través de la evaluación formal vía la herramienta estándar de FPV en la industria, JasperFPV, de Cadence Design Systems. La propuesta ha estado evaluada usando diferentes LLMs y módulos RTL para determinar el rendimiento general de la herramienta y de cada una de sus fases.


Con la amplia adopción de la Inteligencia Artificial (IA) en el mundo de la programación, a través de la aparición de los Grandes Modelos de Lenguaje (LLM), el proceso de verificación es más crucial que nunca, tanto en software como en hardware. A medida que los LLMs comienzan a automatizar la creación y modificación de diseños hardware, asegurarse de que estos cambios no rompan la funcionalidad ya existente es crucial para desarrollar confianza en estos procesos dirigidos por IA. Presentamos una nueva herramienta que aprovecha los LLMs para generar y analizar SystemVerilog Assertions (SVA) para módulos Register Transfer Level (RTL). La herramienta no solo automatiza la generación de assertions, sino que también introduce una metodología de instantánea: capturando la funcionalidad actual de un diseño como un conjunto de propiedades formales, que pueden ser usadas para verif icar cambios futuros, independientemente de si son hechos por humanos o IA. Esta metodología incluye detección de propiedades duplicadas, expansión del conjunto de propiedades y reparación iterativa de propiedades que fallan utilizando LLM y métodos automáticos a través de la evaluación formal vía la herramienta estándar de FPV en la industria, JasperFPV, de Cadence Design Systems. La propuesta ha estado evaluada usando diferentes LLMs y módulos RTL para determinar el rendimiento general de la herramienta y de cada una de sus fases.

Descripció

Provinença

Titulació

MÀSTER UNIVERSITARI EN ENGINYERIA DE SEMICONDUCTORS I DISSENY MICROELECTRÒNIC (Pla 2024)

Document relacionat

Citació

Ajut

DOI

Versió de l'editor

Altres identificadors

Referències