Ara es mostren els items 1-20 de 64

    • A sampling-based approach for automatic generation of microbenchmarks with a representative memory state 

      Bigas Soldevila, Arnau (Universitat Politècnica de Catalunya, 2021-06-28)
      Treball Final de Grau
      Accés obert
      A mesura que els processadors han esdevingut més complexos, i així ho ha fet també la tecnologia en què es fabriquen, el temps de simulació del processador físic ha incrementat considerablement. Per reduir el temps de ...
    • Accelerating pairwise sequence alignment on GPUs using the Wavefront Algorithm 

      Aguado Puig, Quim (Universitat Politècnica de Catalunya, 2022-10-19)
      Projecte Final de Màster Oficial
      Accés obert
      Advances in genomics and sequencing technologies demand faster and more scalable analysis methods that can process longer sequences with higher accuracy. However, classical pairwise alignment methods, based on dynamic ...
    • Accelerating Sequence Alignment Using Processing-In-Memory 

      Alonso Marín, Alejandro (Universitat Politècnica de Catalunya, 2023-10-19)
      Projecte Final de Màster Oficial
      Accés obert
      Recent advances in sequencing technologies have made sequencing analysis a fundamental tool for genomics and healthcare research. Before any biological insights can be drawn, sequence data has to be analyzed using complex ...
    • Adaptive and application dependant runtime guided hardware reconfiguration for the IBM POWER7 

      Prat Robles, David (Universitat Politècnica de Catalunya, 2014-09-04)
      Projecte Final de Màster Oficial
      Accés obert
      The aim of this project is to develop adaptive resource management systems for the im- provement of the power-performance metrics associated with the current and future IBM POWER-series microprocessors.
    • An evaluation of energy vs accuracy tradeoffs for object detection accelerators 

      Caro Roca, Martí (Universitat Politècnica de Catalunya, 2022-07-01)
      Projecte Final de Màster Oficial
      Accés restringit per decisió de l'autor
    • Analysis and evaluation of embedded graphics solutions for critical systems 

      Benito Bermúdez, Marc (Universitat Politècnica de Catalunya, 2019-10-16)
      Treball Final de Grau
      Accés obert
      Realitzat a/amb:   Barcelona Supercomputing Center
      En el camp dels sistemes crítics, que inclou l'automotriu, l'aviònica i els sistemes espacials, es necessita més capacitat de computació per aportar tant valor funcional com seguretat addicional. Per aconseguir-ho, la ...
    • Analyzing European Deep-Learning libraries with Industry Standard Benchmark 

      Beduhe Badouh, Asaf (Universitat Politècnica de Catalunya, 2020-10-28)
      Projecte Final de Màster Oficial
      Accés obert
      Realitzat a/amb:   Barcelona Supercomputing Center
      For the past decade, machine learning (ML) has revolutionized numerous domains in our daily life. Nowadays, deep learning (DL) algorithms are the central focus of modern ML systems. As a result, we are witnessing an ...
    • Approximate task memoization 

      Brumar, Iulian Valentin (Universitat Politècnica de Catalunya, 2016-10)
      Projecte Final de Màster Oficial
      Accés restringit per acord de confidencialitat
    • Benchmarking vector accelerators with an automotive application 

      Petrovic, Matej (Universitat Politècnica de Catalunya, 2023-06-29)
      Projecte Final de Màster Oficial
      Accés obert
      This project focuses on the development and optimization of an automotive radar application.The project aims to generate a functional version of the application in collaboration with Infineon Germany. The implementation ...
    • Characterization and modeling of atomic memory operations in arm based architectures 

      Soria Pardos, Víctor (Universitat Politècnica de Catalunya, 2022-01-26)
      Projecte Final de Màster Oficial
      Accés restringit per acord de confidencialitat
      Realitzat a/amb:   Barcelona Supercomputing Center / Universidad de Zaragoza
      Efficient fine-grain synchronization is a classic computer architecture challenge that has been profusely addressed in the past. Load Link and Store Conditional (LL/SC) became one of the few solutions to this problem and ...
    • Characterization of HPC applications for ARM SIMD instructions 

      Soria Pardos, Víctor (Universitat Politècnica de Catalunya, 2019-07)
      Treball Final de Grau
      Accés obert
      Hoy en día, la mayoría de repertorios de instrucciones (ISA) incluyen instrucciones que procesan multiples datos en una única instruccion. Éstas instrucciones se utilizan para acelerar aplicaciones de alto rendimiento ...
    • Computer Finit-Difference Time-Domain Simulation of Electromagnetic Wave Propagation using GPUs 

      Bonet Manchado, Anna (Universitat Politècnica de Catalunya, 2011-07-21)
      Projecte/Treball Final de Carrera
      Accés obert
      English: Design and implementation of an FDTD-based electromagnetic wave propagation simulator to be executed on NVIDIA GPUs systems that also support the CUDA programming model.
    • CPU accounting in multi-threaded processors 

      Ruiz Luque, José Carlos (Universitat Politècnica de Catalunya, 2014-05-29)
      Tesi
      Accés obert
      In recent years, multi-threaded processors have become more and more popular in industry in order to increase the system aggregated performance and per-application performance, overcoming the limitations imposed by the ...
    • CPU model validation for multi-core processor simulation 

      Valle Breix, Elisabet (Universitat Politècnica de Catalunya, 2016-06-30)
      Treball Final de Grau
      Accés obert
      Designing new architectures is one of the ways to improve the performance of the computers that we used in our days. This improvements allow us to increase productivity, to simulate physics, quimics, etc. that were not ...
    • CPU performance signatures for security attacks detection 

      Baena Sanfeliu, Miquel (Universitat Politècnica de Catalunya, 2018-07-04)
      Treball Final de Grau
      Accés obert
      A new approach for detecting security attacks on real-time embedded applications by using performance signatures is introduced in the thesis. Assuming that the behavior of real-time embedded applications is ...
    • Defeating barriers for resource usage testing for autonomous driving frameworks 

      Alcón Doganoc, Miguel (Universitat Politècnica de Catalunya, 2020-06)
      Projecte Final de Màster Oficial
      Accés obert
      The software used to implement advanced functionalities in critical domains (e.g. autonomous operation) impairs providing evidence that the software has enough resources to correctly execute (e.g. time and memory). This ...
    • Design and implementation of a bootrom in a Linux capable RISC-V processor 

      Garcia Aguilar, Jordi (Universitat Politècnica de Catalunya, 2022-01-26)
      Treball Final de Grau
      Accés obert
      El moviment de codi obert promet revolucionar el món del maquinari igual que el programari ha revolucionat. Gràcies a l'arquitectura de conjunt d'instruccions o ISA (de l'anglès Instruction Set Architecture) RISC-V de codi ...
    • Design and Implementation of HyperRAM Controller IP 

      Carril Gil, Xavier (Universitat Politècnica de Catalunya, 2020-10-28)
      Treball Final de Grau
      Accés obert
      Aquesta tesi té com a objectiu dissenyar i implementar un controlador IP HyperRAM per introduir-lo dins d'un System on Chip (SoC) de 65 nanòmetres anomenat DRAC 65nm. L'acrònim DRAC prové del nom del projecte Europeu: ...
    • Design under test interface implementation and stimulus in the verification of a RISC-V vector accelerator 

      Jiménez Arador, Víctor (Universitat Politècnica de Catalunya, 2021)
      Projecte Final de Màster Oficial
      Accés restringit per decisió de l'autor
      Realitzat a/amb:   Barcelona Supercomputing Center
      The production of a microprocessor is one of the most complex and expensive processes in the industry these days. These high costs are why big companies dedicate most of their efforts to design verification during the ...
    • Design, implementation and evaluation of an out-of-order instruction queue based on a parameterizable model 

      Iznardo Ruiz, Alejandro (Universitat Politècnica de Catalunya, 2023-01-24)
      Projecte Final de Màster Oficial
      Accés restringit per decisió de l'autor