Diseño y construcción de un sintetizador de frecuencia con PLL de onda media
Visualitza/Obre
Memòria (2,003Mb) (Accés restringit)
Annexes (1,002Mb) (Accés restringit)
Resum (172,6Kb) (Accés restringit)
Estadístiques de LA Referencia / Recolecta
Inclou dades d'ús des de 2022
Cita com:
hdl:2117/80487
Tipus de documentProjecte/Treball Final de Carrera
Data2007-07
Condicions d'accésAccés restringit per decisió de l'autor
Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i
industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva
reproducció, distribució, comunicació pública o transformació sense l'autorització del titular dels drets
Abstract
El departamento de TSC (Teoria del Senyal i Comunicacions), de la
EPSEVG esta llevando a cabo el diseño de un receptor superheterodino
con finalidad docente.
A los estudiantes de la UPC que están finalizando sus estudios se les
ofrece la oportunidad de colaborar en el diseño del receptor, asignándoles
una parte como proyecto final de carrera (PFC), aplicando y asentando los
conocimientos adquiridos durante la carrera.
Siguiendo este criterio, alumnos de promociones anteriores han
diseñado y montado partes de lo que será un receptor superheterodino de
Onda Media comercial.
La parte asignada a este PFC, es diseñar y montar un sintetizador de
frecuencia con phase locked loop (PLL), que realice la función de oscilador
local del Receptor superheterodino docente.
En Europa las portadoras para AM comercial de onda media tienen un
ancho de banda de 9 kHz, donde la primera portadora es a 531 kHz y la
ultima a 1602 kHz; dando lugar a 120 portadoras y/o canales de RF.
Para que el receptor pueda demoduladar las señales comprendidas
entre 531 KHz ÷ 1602 KHz, el sintetizador deberá proporcionar en su salida
una señal sinusoidal que deberá variar entre 986 kHz ÷ 2057 kHz. Los
saltos en frecuencia se realizarán de 9 en 9 kHz, ya que este es el ancho
de banda de una emisora de radio de Onda Media comercial.
Por su carácter docente los bloques que forman el PLL se diseñarán
utilizando como elemento activo al Amplificador Operacional (AO), evitando
así el uso de TRT’s.
Las herramientas de simulación que se utilizarán para analizar y
optimizar los circuitos electrónicos diseñados serán los programas “PSpice
9.1” y el “Advanced Desing System” (ADS).
MatèriesRadio--Receivers and reception, Frequency synthesizers, Ràdio--Receptors i recepció, Sintetitzadors de freqüència
TitulacióENGINYERIA TÈCNICA DE TELECOMUNICACIÓ, ESPECIALITAT EN SISTEMES ELECTRÒNICS (Pla 1995)
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
Memòria.pdf | Memòria | 2,003Mb | Accés restringit | |
Annexes.rar | Annexes | 1,002Mb | application/x-rar-compressed | Accés restringit |
Resum.pdf | Resum | 172,6Kb | Accés restringit |