Mostra el registre d'ítem simple

dc.contributorGonzález Colás, Antonio María
dc.contributorCanal Corretger, Ramon
dc.contributor.authorAnglada Sánchez, Martí
dc.date.accessioned2015-11-02T15:51:01Z
dc.date.available2015-11-02T15:51:01Z
dc.date.issued2015-07
dc.identifier.urihttp://hdl.handle.net/2117/78664
dc.description.abstractWe develop a simple model that computes the probability that a strike at the output of a gate has an impact in any output by traversing the circuits backwards from the outputs and gaining information about the logical masking using signal probabilities. The model is validated with fault injection
dc.language.isoeng
dc.publisherUniversitat Politècnica de Catalunya
dc.subjectÀrees temàtiques de la UPC::Informàtica::Arquitectura de computadors
dc.subject.lcshIntegrated circuits
dc.subject.otherSoft error
dc.subject.otherSER
dc.subject.otherfiabilitat
dc.subject.otheremmascarament lògic
dc.subject.othercircuits
dc.subject.otherreliability
dc.subject.otherlogical masking
dc.subject.othercircuits
dc.titleSoft Error Rate Analysis in Combinatorial Logic
dc.typeMaster thesis
dc.subject.lemacCircuits integrats
dc.identifier.slug109572
dc.rights.accessOpen Access
dc.date.updated2015-07-14T04:01:03Z
dc.audience.educationlevelMàster
dc.audience.mediatorFacultat d'Informàtica de Barcelona
dc.audience.degreeMÀSTER UNIVERSITARI EN INNOVACIÓ I RECERCA EN INFORMÀTICA (Pla 2012)


Fitxers d'aquest items

Thumbnail

Aquest ítem apareix a les col·leccions següents

Mostra el registre d'ítem simple