Synchronous digital implementation of the AER communication scheme for emulating large-scale spiking neural networks models
Visualitza/Obre
Cita com:
hdl:2117/6725
Tipus de documentText en actes de congrés
Data publicació2009-08
EditorIEEE Computer Society Publications
Condicions d'accésAccés obert
Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i
industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva
reproducció, distribució, comunicació pública o transformació sense l'autorització del titular dels drets
Abstract
In this paper we shall present a fully synchronous digital
implementation of the Address Event Representation
(AER) communication scheme that has been used in the
PERPLEXUS chip in order to permit the emulation of
large-scale biologically inspired spiking neural networks
models. By introducing specific commands in the AER
protocol it is possible to distribute the AER bus among a
large number of chips where the functionality of the
spiking neurons is being emulated. A careful design of the
AER encoder module using compact Content Addressable
Memories (CAMs) allows for a feasible realization of
large-scale models.
CitacióMoreno, J.; Madrenas, J.; Kotynia, L. Synchronous digital implementation of the AER communication scheme for emulating large-scale spiking neural networks models. A: NASA/ESA Conference on Adaptive Hardware and Systems. "2009 NASA/ESA Conference on Adaptive Hardware and Systems". San Francisco, CA: IEEE Computer Society Publications, 2009, p. 189-196.
ISBN978-0-7695-3714-6
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
SynchronousDigital.pdf | 559,9Kb | Visualitza/Obre |