Mostra el registre d'ítem simple

dc.contributor.authorGarcés, Bernardo
dc.contributor.authorHerrero Zaragoza, José Ramón
dc.contributor.authorOtero Calviño, Beatriz
dc.contributor.otherUniversitat Politècnica de Catalunya. Departament d'Arquitectura de Computadors
dc.date.accessioned2013-02-21T12:19:45Z
dc.date.available2013-02-21T12:19:45Z
dc.date.created2011-11-29
dc.date.issued2011-11-29
dc.identifier.citationGarcés, B.; Herrero, J.; Otero, B. "Operación stencil en CUDA". 2011.
dc.identifier.urihttp://hdl.handle.net/2117/17911
dc.description.abstractLos problemas derivados de la disipación de energía en la computación secuencial, están haciendo que cada vez se popularice más el uso de máquinas y sistemas con mayor cantidad de núcleos de proceso, pasando desde pequeños procesadores con un número reducido de núcleos, por clusters con varias máquinas secuenciales distribuidas, e incluso por dispositivos de coprocesamiento gráfico con varios cientos de núcleos que permiten asignar tareas generales a estos. Muchos algoritmos están siendo adaptados a estos modelos de paralelización.
dc.format.extent23 p.
dc.language.isospa
dc.relation.ispartofseriesUPC-DAC-RR-CAP-2011-28
dc.rightsAttribution-NonCommercial-NoDerivs 3.0 Spain
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/es/
dc.subjectÀrees temàtiques de la UPC::Informàtica::Arquitectura de computadors
dc.subject.lcshMultiprocessors
dc.titleOperación stencil en CUDA
dc.typeExternal research report
dc.subject.lemacMultiprocessadors
dc.contributor.groupUniversitat Politècnica de Catalunya. CAP - Grup de Computació d'Altes Prestacions
dc.rights.accessOpen Access
local.identifier.drac9528299
dc.description.versionPreprint
local.citation.authorGarcés, B.; Herrero, J.; Otero, B.
local.citation.publicationNameOperación stencil en CUDA


Fitxers d'aquest items

Thumbnail

Aquest ítem apareix a les col·leccions següents

Mostra el registre d'ítem simple