Exploiting narrow values for soft error tolerance
Visualitza/Obre
Cita com:
hdl:2117/102025
Tipus de documentArticle
Data publicació2006-07
Condicions d'accésAccés obert
Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i
industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva
reproducció, distribució, comunicació pública o transformació sense l'autorització del titular dels drets
Abstract
Soft errors are an important challenge in contemporary microprocessors. Particle hits on the components of a processor are expected to create an increasing number of transient errors with each new microprocessor generation. In this paper we propose simple mechanisms that effectively reduce the vulnerability to soft errors in a processor. Our designs are generally motivated by the fact that many of the produced and consumed values in the processors are narrow and their upper order bits are meaningless. Soft errors canted by any particle strike to these higher order bits can be avoided by simply identifying these narrow values. Alternatively soft errors can be detected or corrected on the narrow values by replicating the vulnerable portion of the value inside the storage space provided for the upper order bits of these operands. We offer a variety of schemes that make use of narrow values and analyze their efficiency in reducing soft error vulnerability of level-1 data cache of the processor.
CitacióErgin, O., Unsal, O., Vera, X., González, A. Exploiting narrow values for soft error tolerance. "IEEE computer architecture letters", Juliol 2006, vol. 5, núm. 2, p. 45-48.
ISSN1556-6056
Versió de l'editorhttp://ieeexplore.ieee.org/abstract/document/4069169/
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
04069169.pdf | 410,0Kb | Visualitza/Obre |