Mostra el registre d'ítem simple

dc.contributorCortadella, Jordi
dc.contributor.authorRivas Barragan, Daniel
dc.contributor.otherUniversitat Politècnica de Catalunya. Departament de Ciències de la Computació
dc.date.accessioned2014-10-13T10:04:03Z
dc.date.available2014-10-13T10:04:03Z
dc.date.issued2014-07-09
dc.identifier.urihttp://hdl.handle.net/2099.1/22983
dc.description.abstractIn this project we present, first, a new mechanism to find patterns in memory accesses and then compress them achieving compress ratios higher than 200x without compromising decompression performance. We also present a new methodology to drive simulations reproducing with 100% accuracy an execution.
dc.language.isoeng
dc.publisherUniversitat Politècnica de Catalunya
dc.subjectÀrees temàtiques de la UPC::Enginyeria de la telecomunicació::Telemàtica i xarxes d'ordinadors
dc.subject.lcshMultiprocessors
dc.subject.otherSimulació
dc.subject.otherCMP
dc.subject.othercompressió de traçes
dc.subject.otherSST
dc.subject.otherFADS
dc.subject.otherEmber
dc.subject.othertraçes de memòria
dc.subject.othersimulació guiada per autòmat
dc.subject.otherChip Multiprocessor
dc.subject.otherTrace compression
dc.subject.otherfast simulation
dc.subject.otherMemory traces
dc.subject.otherAutomaton-driven simulation
dc.titleTrace compression mechanisms for the efficient simulation of CMP
dc.typeMaster thesis
dc.subject.lemacMultiprocessadors
dc.identifier.slug101922
dc.rights.accessOpen Access
dc.date.updated2014-09-12T04:00:48Z
dc.audience.educationlevelMàster
dc.audience.mediatorFacultat d'Informàtica de Barcelona
dc.audience.degreeMÀSTER UNIVERSITARI EN INNOVACIÓ I RECERCA EN INFORMÀTICA (Pla 2012)


Fitxers d'aquest items

Thumbnail

Aquest ítem apareix a les col·leccions següents

Mostra el registre d'ítem simple