Mostra el registre d'ítem simple

dc.contributorYing, Haoyuan
dc.contributor.authorMir Boada, Jordi
dc.contributor.otherUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica
dc.date.accessioned2012-09-25T14:36:27Z
dc.date.available2012-09-25T14:36:27Z
dc.date.issued2012-07-12
dc.identifier.urihttp://hdl.handle.net/2099.1/16092
dc.descriptionProjecte realitzat en el marc d'un programa de mobilitat amb la TU Darmstadt.
dc.description.abstract[ANGLÈS] Nowadays, the electronic is advancing an extremely high rhythm. The new applications demand great computational load and high speeds. Therefore the electronic future is linked with multi-tasking concept and the multi-processor assembled on a single chip. It is known as MPSoC (Multi Processors System-on-chip). One of the main factors that affects directly to the chip performance is the interconnect system among the different cores. So far, there have developed several interconnect alternatives for systems that have less than tenth cores. However the problem gets out of control when the number of processing elements increases more than 10. Then start to appear problems like bottleneck performance, the effect of the high electromagnetism interference can disturb the interconnect functionality, the wiring complexity problems, in general no one is flexible. Root of all this, one solution that has won more strongly is known as NoC (Network on chip). The NoC is a communication infrastructure that provides better scalability and flexibility as well as a great bandwidth. In addition it has a large level of reconfiguration. This thesis is based on, firstly, a documentation chapter where examined two networks-on-chip completely different, HeMPS NoC and XHiNoC. Then there is a design and implementation chapter that involves the adaptation and commissioning of XHiNoC within design platform known as HeMPS. This platform allows us evaluate the NoC performance. The third point we find measures and comparatives between the two NoC and finally, at the end, there are some conclusion drawn during the project.
dc.description.abstract[CASTELLÀ] La electrónica de hoy en día está avanzando a un ritmo extremadamente elevado. Las nuevas aplicaciones exigen unas cargas computacionales y unas velocidades elevadísimas. Es por eso que el futuro de la electrónica está ligado con el concepto de multi-tarea y a la integración de multiprocesadores en un solo chip, el cual se conoce como MPSoC (Multi Processors System-on-chip). Uno de los principales factores que afectan directamente al rendimiento del chip es el sistema de interconexión entre los diferentes núcleos. Hasta el día de hoy se han desarrollado diferentes sistemas para chips que no llegan a la decena de núcleos. Ahora bien, el problema se desborda cuando el número de elementos integrados supera los 10. Entonces empiezan a aparecer problemas de cuello de botella, niveles altos de electromagnetismo y los sistemas de interconexión se complican. A raíz de todo esto, una de las soluciones que se ha impuesto con más fuerza es la conocida como NoC (Network-on-chip). La NoC es una de las infraestructuras de comunicación que proporciona una mayor escalabilidad y flexibilidad, a parte de un gran ancho de banda de comunicación. También posee un gran grado de reconfiguración. Este proyecto esta basado en, primeramente, una parte de documentación donde se estudian dos networks-on-chip totalmente diferentes, HeMPS NoC y XHiNoC. A continuación hay una parte de diseño e implementación que consiste en la adaptación y puesta en marcha de XHiNoC dentro de la plataforma de diseño conocida como HeMPS, la cual nos permite evaluar el rendimiento. En tercer lugar encontramos unas medidas y unas comparativas entre las dos NoC y finalmente se extraen unas conclusiones de la realización del proyecto.
dc.description.abstract[CATALÀ] L'electrònica d'avui en dia està avançant a un ritme extremadament alt. Les noves aplicacions exigeixen unes càrregues computacionals i unes velocitats elevadíssimes. És per això que el futur de l'electrònica està lligat al concepte de multitasca i a la integració de multiprocessadors en un sol xip, que és conegut com a MPSoCs (Multi Processors System-on-chip). Un dels principals factors que afecten directament el rendiment del xip és el sistema d'interconnexió entre els diferents nuclis. Fins el dia d'avui s'han desenvolupat diferents sistemes per a xips que no arriben a la desena de nuclis. Ara bé, el problema es descontrola quan el número d'elements integrats supera els 10. Llavors comencen a aparèixer problemes de coll d'ampolla, nivells alts d'electromagnetisme i els sistemes d'interconnexió es compliquen. Arran de tot això, una de les solucions que s'ha imposat amb més força és la coneguda com a NoC (Network-on-chip). La NoC és una infraestructura de comunicació que proveeix una millor escalabilitat i flexibilitat, a part d'un gran ample de banda de comunicació. A més posseeix un gran grau de reconfiguració. Aquest projecte està basat en, primerament, una part documentària on s'estudien dues networks-on-chip totalment diferents, HeMPS NoC i XHiNoC. Seguidament una part de disseny i implementació que consisteix en l'adaptació i posta en marxa de XHiNoC dins una plataforma de disseny coneguda com a HeMPS, la qual ens permetrà avaluar el seu rendiment. En tercer punt hi trobarem una part de mesures i comparatives entre les dues NoC i finalment unes conclusions extretes durant la realització del projecte.
dc.language.isoeng
dc.publisherUniversitat Politècnica de Catalunya
dc.publisherTechnische Universität Darmstadt
dc.rightsAttribution-NonCommercial-NoDerivs 3.0 Spain
dc.rights.urihttp://creativecommons.org/licenses/by-nc-nd/3.0/es/
dc.subjectÀrees temàtiques de la UPC::Enginyeria de la telecomunicació::Telemàtica i xarxes d'ordinadors::Xarxes digitals de serveis integrats
dc.subject.lcshSystems on a chip
dc.subject.lcshMultiprocessors
dc.subject.otherXHiNoC
dc.subject.otherMPSoC
dc.subject.otherNoC
dc.subject.otherXarxes digitals de serveis integrats
dc.titleThe implementation of XHiNoC based MPSoC
dc.title.alternativeLa implementación de XHiNoC basado en MPSoC
dc.title.alternativeLa implementació de XHiNoC basat en MPSoC
dc.typeMaster thesis (pre-Bologna period)
dc.subject.lemacSistema monoxip
dc.subject.lemacMultiprocessadors
dc.identifier.slugETSETB-230.78397
dc.rights.accessOpen Access
dc.date.updated2012-09-21T05:52:29Z
dc.audience.educationlevelEstudis de primer/segon cicle
dc.audience.mediatorEscola Tècnica Superior d'Enginyeria de Telecomunicació de Barcelona
dc.audience.degreeENGINYERIA ELECTRÒNICA (Pla 1992)
dc.contributor.covenanteeTechnische Universität Darmstadt


Fitxers d'aquest items

Thumbnail

Aquest ítem apareix a les col·leccions següents

Mostra el registre d'ítem simple