Mostra el registre d'ítem simple
Aplicaciones didácticas de PLD/FPGA para las asignaturas de sistemas digitales
dc.contributor | Robert Sanxis, Francesc Josep |
dc.contributor.author | González Rodríguez, Jonatan |
dc.contributor.other | Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica |
dc.date.accessioned | 2012-03-16T15:03:04Z |
dc.date.available | 2012-03-16T15:03:04Z |
dc.date.issued | 2012-03-07 |
dc.identifier.uri | http://hdl.handle.net/2099.1/14840 |
dc.description.abstract | Este proyecto es una guía destinada a los futuros alumnos de la asignatura CSD que se imparte en el grado en Ingeniería de Sistemas de Telecomunicaciones en la EETAC y para personas que se inicien en el lenguaje de programación VHDL. En el presente trabajo de final de carrera se parte desde cero en este tipo de lenguaje para facilitar su comprensión a nuevos usuarios del mismo. En el capítulo 2 se explica cómo crear un proyecto desde el principio, compilarlo, simularlo y verlo de manera empírica sobre una placa. En el capítulo 3 se hace un ejemplo de un circuito combinacional de dos maneras y en el capitulo 4 uno secuencial. El capitulo 5 se centra en el diseño de un UART sencillo para transmitir y recibir datos simultáneamente con un PC a través del puerto serie. En el capitulo 6 se resume un proyecto de antiguos alumnos que aprovechamos para implementarlo junto con el UART en el capitulo 7. Y finalmente, en el capitulo 8 se hace una interfaz gráfica con Labview para ver la comunicación entre la placa y el PC. Todos los documentos usados, los códigos, las simulaciones y los ejercicios están en la página web de la asignatura. |
dc.language.iso | spa |
dc.publisher | Universitat Politècnica de Catalunya |
dc.rights | Attribution-NonCommercial-ShareAlike 3.0 Spain |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-sa/3.0/es/ |
dc.subject | Àrees temàtiques de la UPC::Enginyeria de la telecomunicació::Processament del senyal::Processament de matrius (arrays) |
dc.subject | Àrees temàtiques de la UPC::Informàtica::Llenguatges de programació::Altres llenguatges de programació |
dc.subject.lcsh | Digital electronics |
dc.subject.lcsh | VHDL (Computer hardware description language) |
dc.subject.lcsh | Field programmable gate arrays |
dc.subject.other | VHDL |
dc.subject.other | PLD/FPGA |
dc.subject.other | System on Chip (SoC) |
dc.subject.other | Sintèsi |
dc.subject.other | Simulació |
dc.subject.other | Sistemes reconfigurables |
dc.title | Aplicaciones didácticas de PLD/FPGA para las asignaturas de sistemas digitales |
dc.type | Bachelor thesis |
dc.subject.lemac | Sistemes digitals |
dc.subject.lemac | VHDL (Llenguatge de descripció de hardware) |
dc.subject.lemac | Lògica de matrius programables |
dc.rights.access | Open Access |
dc.date.updated | 2012-03-09T06:11:35Z |
dc.audience.educationlevel | Estudis de primer/segon cicle |
dc.audience.mediator | Escola d'Enginyeria de Telecomunicació i Aeroespacial de Castelldefels |