Mismatch and dynamic modeling of current sources in current-steering cmos d/a converters: an extended design procedure
Visualitza/Obre
Entrar dades des de drac a e-print (435,2Kb) (Accés restringit)
Sol·licita una còpia a l'autor
Què és aquest botó?
Aquest botó permet demanar una còpia d'un document restringit a l'autor. Es mostra quan:
- Disposem del correu electrònic de l'autor
- El document té una mida inferior a 20 Mb
- Es tracta d'un document d'accés restringit per decisió de l'autor o d'un document d'accés restringit per política de l'editorial
Cita com:
hdl:2117/9462
Tipus de documentArticle
Data publicació2004-01
Condicions d'accésAccés restringit per política de l'editorial
Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i
industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva
reproducció, distribució, comunicació pública o transformació sense l'autorització del titular dels drets
Abstract
This paper presents an improved modeling of the effect
of random mismatch and current source transient switching
behavior on the performance of current-steering CMOS digital-toanalog
converters (DACs). The work considers two current source
cell topologies, namely a simple cell and a cascoded cell, obtaining
the relation of transistors design parameters to the static and dynamic
models. On the one hand, a mismatching statistical analysis
is applied to all the transistors of the current source circuit,
which allows to define design expressions relating the circuit parameters
to the DAC specifications without the need of arbitrary
design margins or Monte Carlo simulations. On the other hand,
improved analysis of the current source switching characteristics
provides a more realistic modeling of the relation between transistors
sizes and output current settling time. By including these two
improved models into the usual design procedure, circuit sizing for
optimum settling time and proper static behavior can be obtained
analytically, reverting in smaller current source area, and, hence,
in an overall DAC area reduction.
CitacióAlbiol, M.; González, J.; Alarcón, E. Mismatch and dynamic modeling of current sources in current-steering cmos d/a converters: an extended design procedure. "IEEE transactions on circuits and systems I: regular papers", Gener 2004, vol. 51, núm. 1, p. 159-169.
ISSN1057-7122
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
8BDBED6Fd01.pdf | Entrar dades des de drac a e-print | 435,2Kb | Accés restringit |