Framework for economical error recovery in embedded cores
Visualitza/Obre
Framework for economical error recovery in embedded cores (1,017Mb) (Accés restringit)
Sol·licita una còpia a l'autor
Què és aquest botó?
Aquest botó permet demanar una còpia d'un document restringit a l'autor. Es mostra quan:
- Disposem del correu electrònic de l'autor
- El document té una mida inferior a 20 Mb
- Es tracta d'un document d'accés restringit per decisió de l'autor o d'un document d'accés restringit per política de l'editorial
Cita com:
hdl:2117/27190
Tipus de documentText en actes de congrés
Data publicació2014
EditorInstitute of Electrical and Electronics Engineers (IEEE)
Condicions d'accésAccés restringit per política de l'editorial
Llevat que s'hi indiqui el contrari, els
continguts d'aquesta obra estan subjectes a la llicència de Creative Commons
:
Reconeixement-NoComercial-SenseObraDerivada 3.0 Espanya
Abstract
The vulnerability of the current and future processors towards transient errors caused by particle strikes is expected to increase rapidly because of exponential growth rate of on-chip transistors, the lower voltages and the shrinking feature size. This encourages innovation in the direction of finding new techniques for providing robustness in logic and memories that allow meeting the desired failures in-time (FIT) budget in future chip multiprocessors (CMPs) present in embedded systems. In embedded systems two aspects of robustness, error detection and containment, are of paramount importance. This paper proposes a light-weight and scalable architecture that uses acoustic wave detectors for error detection and contains errors at the core level. We show how selectively applying error containment can reduce the number of detectors required for error containment. We observe that by using 17 detectors we can achieve error containment coverage of 97.8%. © 2014 IEEE.
CitacióUpasani, G.; Vera, X.; Gonzalez, A. Framework for economical error recovery in embedded cores. A: IEEE International On-Line Testing Symposium. "Proceedings of the 2014 IEEE 20th International On-Line Testing Symposium (IOLTS): 7-9 July 2014, Hotel Cap Roig, Platja d’Aro, Catalunya, Spain". Platja d'Aro: Institute of Electrical and Electronics Engineers (IEEE), 2014, p. 146-153.
ISBN978-1-4799-5323-3
Versió de l'editorhttp://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=6873687
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
06873687.pdf | Framework for economical error recovery in embedded cores | 1,017Mb | Accés restringit |