Evaluación continua aplicada a la asignatura componentes y circuitos en su adecuación al EEES: cuatrimestre de otoño de 2006
Visualitza/Obre
Estadístiques de LA Referencia / Recolecta
Inclou dades d'ús des de 2022
Cita com:
hdl:2117/2436
Tipus de documentComunicació de congrés
Data publicació2006-06
Condicions d'accésAccés obert
Llevat que s'hi indiqui el contrari, els
continguts d'aquesta obra estan subjectes a la llicència de Creative Commons
:
Reconeixement-NoComercial-SenseObraDerivada 3.0 Espanya
Abstract
En este trabajo describimos la evaluación continua que se aplica en la asignatura Componentes y Circuitos en la titulación Ingeniería Técnica de Telecomunicación de la Escuela Politécnica Superior de Castelldefels (EPSC). La evaluación de la asignatura se divide en dos partes: un 50 % corresponde a las sesiones de teoría y el otro 50 % corresponde a las sesiones de laboratorio. La experiencia que describimos se refiere al cuatrimestre de otoño de 2006. En el trabajo se realiza un estudio cuantitativo del rendimiento conseguido por los estudiantes, en función de sus estudios de procedencia y de su nota de acceso a la Universidad.
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
p14TAEE08JJB.pdf | 138,1Kb | Visualitza/Obre |