DSpace DSpace UPC
 Català   Castellano   English  

E-prints UPC >
Altres >
Enviament des de DRAC >

Empreu aquest identificador per citar o enllaçar aquest ítem: http://hdl.handle.net/2117/14558

Ítem no disponible en accés obert per política de l'editorial

Arxiu Descripció MidaFormat
Design Issues of the Multilevel Active Clamped Converter.pdfArticle principal715,02 kBAdobe PDF Accés restringit

Citació: Nicolas, J.; Busquets-Monge, S.; Bordonau, J. Design issues of the multilevel active-clamped converter. A: Annual Conference of the IEEE Industrial Electronics Society. "Proceedings of the 37th Annual Conference of the IEEE Industrial Electronics Society". Melbourne: IEEE Press. Institute of Electrical and Electronics Engineers, 2011, p. 4256-4261.
Títol: Design issues of the multilevel active-clamped converter
Autor: Nicolás Apruzzese, Joan Veure Producció científica UPC; Busquets Monge, Sergio Veure Producció científica UPC; Bordonau Farrerons, José Veure Producció científica UPC
Editorial: IEEE Press. Institute of Electrical and Electronics Engineers
Data: 2011
Tipus de document: Conference report
Resum: This paper studies several design issues of the multilevel active-clamped (MAC) topology. Several guidelines are proposed to guarantee a proper MAC converter design and improve its performance. The inclusion of a resistor network to balance the blocking voltage of devices when the converter is in OFF state, the use of self-powered gate-driver power-supplies, or the definition of a shut-down sequence to avoid possible device failures are some of the proposals. This paper also studies the singular device current spikes that appear in the MAC topology during switching state transitions. These spikes occur owing to diode reverse recovery and to the discharging of the device output parasitic capacitances. A proper device selection reduces these current peaks, decreasing the switching losses and the converter electromagnetic interference. Experimental tests are carried out with a four-level MAC prototype to validate the analysis.
URI: http://hdl.handle.net/2117/14558
DOI: 10.1109/IECON.2011.6120034
Versió de l'editor: http://ieeexplore.ieee.org/xpls/abs_all.jsp?arnumber=6120034
Apareix a les col·leccions:Altres. Enviament des de DRAC
GREP - Grup de Recerca en Electrònica de Potència. Ponències/Comunicacions de congressos
Departament d'Enginyeria Electrònica. Ponències/Comunicacions de congressos
Comparteix:


Stats Mostra les estadístiques d'aquest ítem

SFX Query

Tots els drets reservats. Aquesta obra està protegida pels drets de propietat intel·lectual i industrial corresponents. Sense perjudici de les exempcions legals existents, queda prohibida la seva reproducció, distribució, comunicació pública o transformació sense l'autorització del titular dels drets.

Per a qualsevol ús que se'n vulgui fer no previst a la llei, dirigiu-vos a: sepi.bupc@upc.edu

 

Valid XHTML 1.0! Programari DSpace Copyright © 2002-2004 MIT and Hewlett-Packard Comentaris
Universitat Politècnica de Catalunya. Servei de Biblioteques, Publicacions i Arxius