DSpace DSpace UPC
 Català   Castellano   English  

E-prints UPC >
Altres >
Enviament des de DRAC >

Empreu aquest identificador per citar o enllaçar aquest ítem: http://hdl.handle.net/2117/14351

Arxiu Descripció MidaFormat
Cabellos.pdf691,37 kBAdobe PDFThumbnail
Veure/Obrir

Citació: Albert Cabellos-Aparicio [et al.]. "Validation of a LISP simulator". 2009.
Títol: Validation of a LISP simulator
Autor: Cabellos Aparicio, Alberto Veure Producció científica UPC; Domingo Pascual, Jordi Veure Producció científica UPC; Saucez, Damien; Bonaventure, Olivier
Data: 19-jun-2009
Tipus de document: External research report
Citació: UPC-DAC-RR-CBA-2009-8
Resum: We have developed a LISP simulator (CoreSim). CoreSim is an Internet-scale LISP deployment simulator. It is able to replay a packet trace and simulate the behavior of a LISP Ingress Tunnel Router (ITR) and the associated Mapping Resolver, on top of a topology based on measurements performed by the iPlane infrastructure. It reports mapping lookup latency, the load imposed on each node of the MS and cache performance statistics. The simulator implements LISP-ALT and LISP-DHT. In this technical report we validate our LISP-DHT implementation, present an estimator for the latencies not reported by iPlane and discuss the architecture of CoreSim.
URI: http://hdl.handle.net/2117/14351
Versió de l'editor: http://gsi.ac.upc.edu/reports/2009/46/TR.pdf
Apareix a les col·leccions:Altres. Enviament des de DRAC
CBA - Sistemes de Comunicacions de Banda Ampla. Reports de recerca
Departament d'Arquitectura de Computadors. Reports de recerca
Comparteix:


Stats Mostra les estadístiques d'aquest ítem

SFX Query

Aquest ítem (excepte textos i imatges no creats per l'autor) està subjecte a una llicència de Creative Commons Llicència Creative Commons
Creative Commons

 

Valid XHTML 1.0! Programari DSpace Copyright © 2002-2004 MIT and Hewlett-Packard Comentaris
Universitat Politècnica de Catalunya. Servei de Biblioteques, Publicacions i Arxius