Validation of a LISP simulator
Visualitza/Obre
Estadístiques de LA Referencia / Recolecta
Inclou dades d'ús des de 2022
Cita com:
hdl:2117/14351
Tipus de documentReport de recerca
Data publicació2009-06-19
Condicions d'accésAccés obert
Llevat que s'hi indiqui el contrari, els
continguts d'aquesta obra estan subjectes a la llicència de Creative Commons
:
Reconeixement-NoComercial-SenseObraDerivada 3.0 Espanya
Abstract
We have developed a LISP simulator (CoreSim). CoreSim is an Internet-scale LISP deployment simulator. It is able to replay a packet trace and simulate the behavior of a LISP Ingress Tunnel Router (ITR) and the associated Mapping Resolver, on top of a topology based on measurements performed by the iPlane infrastructure. It reports mapping lookup latency, the load imposed on each node of the MS and cache performance statistics. The simulator implements LISP-ALT and LISP-DHT. In this technical report we validate our LISP-DHT implementation, present an estimator for the latencies not reported by iPlane and discuss the architecture of CoreSim.
CitacióAlbert Cabellos-Aparicio [et al.]. "Validation of a LISP simulator". 2009.
Forma partUPC-DAC-RR-CBA-2009-8
URL repositori externhttp://gsi.ac.upc.edu/reports/2009/46/TR.pdf
Fitxers | Descripció | Mida | Format | Visualitza |
---|---|---|---|---|
Cabellos.pdf | 691,3Kb | Visualitza/Obre |