DSpace DSpace UPC
 Català   Castellano   English  

E-prints UPC >
Altres >
Enviament des de DRAC >

Empreu aquest identificador per citar o enllaçar aquest ítem: http://hdl.handle.net/2117/10826

Arxiu Descripció MidaFormat
Abstract-PA-Symposium-Adaptive DPD_Final.pdf332,82 kBAdobe PDFThumbnail
Veure/Obrir

Citació: Gilabert, Pere L.; Montoro, G.; Bertran, E. A full FPGA-based implementation of an adaptive digital predistorter. A: IEEE Topical Symposium on Power Amplifiers for Wireless Communications. "IEEE Topical Symposium on Power Amplifiers for Wireless Communications". San Diego: University California San Diego, 2009, p. 1-2.
Títol: A full FPGA-based implementation of an adaptive digital predistorter
Autor: Gilabert Pinal, Pere Lluís Veure Producció científica UPC; Montoro López, Gabriel Veure Producció científica UPC; Bertran Albertí, Eduardo Veure Producció científica UPC
Editorial: University California San Diego
Data: 2009
Tipus de document: Conference report
ISBN: -
URI: http://hdl.handle.net/2117/10826
Apareix a les col·leccions:CMC - Control, Monitorització i Comunicacions. Ponències/Comunicacions de congressos
Departament de Teoria del Senyal i Comunicacions. Ponències/Comunicacions de congressos
Altres. Enviament des de DRAC
Comparteix:


Stats Mostra les estadístiques d'aquest ítem

SFX Query

Aquest ítem (excepte textos i imatges no creats per l'autor) està subjecte a una llicència de Creative Commons Llicència Creative Commons
Creative Commons

 

Valid XHTML 1.0! Programari DSpace Copyright © 2002-2004 MIT and Hewlett-Packard Comentaris
Universitat Politècnica de Catalunya. Servei de Biblioteques, Publicacions i Arxius