DSpace DSpace UPC
  Pàgina principal | Llistar continguts | Cerca avançada | Com participar-hi Català   Castellano   English  

Llistant per Autor Calomarde Palomino, Antonio

Saltar a: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
O introdueix les primeres lletres:   
Ordenar per: En ordre: Resultats/Pàgina Autors/Registre:
Mostrant resultats 1 a 14 de 14
TítolAutor(s)Altres contribucionsTipus
Analysis of delay mismatching of digital circuits caused by common environmental fluctuationsAndrade Miceli, Dennis Michael; Calomarde Palomino, Antonio; Rubio Sola, Jose Antonio; Cotofana, SorinUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsConference report
Closed loop controlled ring oscillator: a variation tolerant self-adaptive clock generation architecturePérez Puigdemont, Jordi; Calomarde Palomino, Antonio; Moll Echeto, Francisco de BorjaUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsConference lecture
A comprehensive compensation technique for process variations and environmental fluctuations in digital integrated circuitsAndrade Miceli, Dennis Michael; Calomarde Palomino, Antonio; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grupo de Circuitos y Sistemas Integrados de Altas PrestacionesConference report
Eines d’autor: avaluació de noves eines orientades al desenvolupament de competències genèriques per la millora del procés d’aprenentatge autònom dels estudiantsCalomarde Palomino, Antonio; Rubio Sola, Jose Antonio; Vigara Campmany, Julio Enrique; Romeral Martínez, José Luis; Ortega Redondo, Juan Antonio-Conference report; Conference lecture
Fundamentos de electrónicaCalomarde Palomino, Antonio-Book
Impact of finfet and III-V/Ge technology on logic and memory cell behaviorAmat Bertran, Esteve; Calomarde Palomino, Antonio; García Almudéver, Carmen; Aymerich Capdevila, Nivard; Canal Corretger, Ramon; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. Departament d'Arquitectura de Computadors; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes Prestacions; Universitat Politècnica de Catalunya. ARCO - Microarquitectura i CompiladorsArticle
A new probabilistic design methodology of nanoscale digital circuitsGarcía Leyva, Lancelot; Calomarde Palomino, Antonio; Moll Echeto, Francisco de Borja; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsConference report
New redundant logic design concept for high noise and low voltage scenariosGarcía Leyva, Lancelot; Andrade Miceli, Dennis Michael; Gómez Fernández, Sergio; Calomarde Palomino, Antonio; Moll Echeto, Francisco de Borja; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsArticle
Novel redundant logic design for noisy low voltage scenariosGarcía Leyva, Lancelot; Calomarde Palomino, Antonio; Moll Echeto, Francisco de Borja; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsConference report
Reliability study on technology trends beyond 20nmAmat Bertran, Esteve; Calomarde Palomino, Antonio; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsConference report
SET and noise fault tolerant circuit design techniques: application to 7 nm FinFETCalomarde Palomino, Antonio; Amat Bertran, Esteve; Moll Echeto, Francisco de Borja; Vigara Campmany, Julio Enrique; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes Prestacions; Universitat Politècnica de Catalunya. INSIDE - Innovació en Sistemes per al Disseny i la Formació a l´EnginyeriaArticle
A single event transient hardening circuit design technique based on strengtheningCalomarde Palomino, Antonio; Amat Bertran, Esteve; Moll Echeto, Francisco de Borja; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsConference report
Turtle Logic: A new probabilistic design methodology of nanoscale digital circuitsGarcía Leyva, Lancelot; Calomarde Palomino, Antonio; Moll Echeto, Francisco de Borja; Rubio Sola, Jose AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grupo de Circuitos y Sistemas Integrados de Altas PrestacionesConference report
Turtle logic: Novel IC digital probabilistic design methodologyGarcía Leyva, Lancelot; Rubio Sola, Jose Antonio; Moll Echeto, Francisco de Borja; Calomarde Palomino, AntonioUniversitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica; Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes PrestacionsConference report
Mostrant resultats 1 a 14 de 14

 

Valid XHTML 1.0! Programari DSpace Copyright © 2002-2004 MIT and Hewlett-Packard Comentaris
Universitat Politècnica de Catalunya. Servei de Biblioteques, Publicacions i Arxius